Devre küçültme

Devre küçültme terimi (bazen optik küçültme veya üretim işlemi küçültme olarak da adlandırılır), metal oksit yarı iletken (MOS) cihaz ölçeklemesini ifade eder. Bir devreyi küçültme eylemi, genellikle litografi devrelerindeki bir gelişmeyle ilişkilidir, daha gelişmiş bir üretim işlemi kullanarak aşağı yukarı aynı devreyi oluşturmaya dayanır. Devre küçültme; işlemcilerde büyük mimari değişiklikler yapılmadığı için AR-GE (araştırma-geliştirme) ücretlerini azalttığı ve aynı zamanda aynı yonga plağında daha fazla işlemci devresi üretilebildiği için satılan ürün başına maliyeti azalttığı için bir çip firması için genel masrafları azaltmaktadır.

Detaylar

değiştir

Devre küçültmeleri; Samsung, Intel, TSMC ve SK Hynix gibi yarı iletken şirketleri ve; AMD (önceki ATI de dahil olmak üzere), NVIDIA ve MediaTek gibi üretim yapmayan (fabless) yarı iletken şirketleri için fiyat/performans oranını artırmak için temel unsurdur.

2000'lerdeki çip küçültmeleri; Sony ve Toshiba'nın Playstation 2'deki Emotion Engine işlemcisinin (2000'deki 180 nm CMOS'dan 2003'teki 90 nm CMOS'a) küçültülmesini,[1] Cedar Mill kod adlı Pentium 4 işlemcilerini (90 nm CMOS'dan 65 nm CMOS'a küçültme), Penryn Core 2 işlemcilerini (65 nm CMOS'dan 45 nm CMOS'a küçültme), Brisbane kod adlı Athlon 64 X2 işlemcilerini (90 nm SOI'dan 65 nm SOI'a küçültme), ATI ve NVIDIA'nın çeşitli grafik işlemci nesillerindeki çip küçültmelerini; ve Samsung, Toshiba ve SK Hynix'in çeşitli RAM ve flaş depolama nesillerindeki küçültmeleri içerir. Intel, Ocak 2010'da önceki Nehalem işlemci mikromimarisindeki 45 nm'ye kıyasla 32 nm üretim işlemine küçültülmüş Clarkdale Core i5 ve Core i7 işlemcilerini satışa çıkarmıştır. Özellikle Intel, önceden Tick-Tock modeliyle ürün performansını belirli bir seviyede geliştirmek için devre küçültmelerinden faydalanmaya odaklanmaktaydı. Bu iş modelinde her yeni mikromimari (tick), aynı mikromimaride performansı artırmak için devre küçültmeyle (tock) tamamlanırdı.[2]

Devre küçültme; yarı iletken cihazlarda aynı çip saat hızı korunurken her transistör tarafından açılırken veya kapanırken kullanılan akımı azaltarak bir ürünün daha az güç tüketmesini (ve bu nedenle daha az ısı açığa çıkmasını), saat hızı aralığının artmasını ve daha az maliyetli olmasını sağladığı için son kullanıcıyı olumlu etkilemektedir.[2] 200 mm veya 300 mm yonga plağı üretiminin maliyeti, plaktaki çip sayısına göre değil çip üretimi aşaması sayısıyla orantılı olduğu için devre küçültmeleri her plağa daha fazla çip sığmasını sağlayarak çip başına daha düşük üretim maliyetinin düşmesini sağlar.

Yarı küçültme

değiştir

İşlemci üretimindeki devre küçültmeleri, her zaman ITRS (International Technology Roadmap for Semiconductors/Yarı İletkenler için Teknoloji Yol Haritası) standartlarına göre olan litografik devrelerdeki gelişmelerle ilişkilidir. Grafik işlemci ve yongada sistem üretimi için devre küçültme, devrelerin genellikle ITRS tarafından belirlenmeyen devrelere küçültülmesine dayanır; bazen yarı devreler olarak adlandırılan 150 nm, 110 nm, 80 nm, 55 nm, 40 nm ve son zamanlarda 8 nm devreler buna örnek olarak gösterilebilir. Bu devreler, ITRS tarafından belirlenen daha küçük devre standartlara geçiş gerçekleşmeden önce ITRS tarafından belirlenen iki tane litografik devre arasındaki ara ürünlerdir (bu nedenle yarı devre küçültme olarak adlandırılırlar); bu durum gelecekteki AR-GE masraflarını azaltmaya yardımcı olur. Tam devre veya yarı devre küçültme uygulama kararı, yarı iletken üreticisine bağlıdır ancak entegre devre tasarımcısına bağlı değildir.

Yarı küçültme
Ana ITRS devresi Geçici yarı devre
250 nm 220 nm
180 nm 150 nm
130 nm 110 nm
90 nm 80 nm
65 nm 55 nm
45 nm 40 nm
32 nm 28 nm
22 nm 20 nm
14 nm 12 nm[3]
10 nm 8 nm
7 nm 6 nm
5 nm 4 nm
3 nm Yok

Ayrıca bakınız

değiştir

Kaynakça

değiştir
  1. ^ "EMOTION ENGINE® AND GRAPHICS SYNTHESIZER USED IN THE CORE OF PLAYSTATION® BECOME ONE CHIP" (PDF). Sony. 21 Nisan 2003. 13 Nisan 2018 tarihinde kaynağından arşivlendi (PDF). Erişim tarihi: 26 Haziran 2019. 
  2. ^ a b "Intel's 'Tick-Tock' Seemingly Dead, Becomes 'Process-Architecture-Optimization'". Anandtech. 23 Mart 2016 tarihinde kaynağından arşivlendi. Erişim tarihi: 23 Mart 2016. 
  3. ^ "Taiwan Semiconductor Mfg. Co. Ltd. Confirms "12nm" Chip Technology Plans". The Motley Fool. 19 Ocak 2017 tarihinde kaynağından arşivlendi. Erişim tarihi: 18 Ocak 2017. 

Dış bağlantılar

değiştir
  NODES
INTERN 1